RISC-V架构探索:芯来科技创始人胡振波揭示IP 2.0模式下的SoC设计创新与商业价值|公开课前瞻

自从2019年开始,智猩猩便密切关注中国在RISC-V技术领域的创新突破与生态建设,为此特别策划并推出了「智猩猩RISC-V技术公开课」,旨在邀请业界领先企业的技术领导者和专家分享专业见解。随着RISC-V即将迈入高速发展阶段,智猩猩携手芯来科技,举办了一场专题研讨会,涵盖了车规级CPU研发、AI定制CPU设计以及IP 2.0模式革新。

芯来科技的专场讲座已经成功举办了两场,分别由车规产品经理范添彬和战略市场高级总监马越主讲,他们深入讨论了符合ISO 26262 ASIL-B&D标准的RISC-V CPU内核开发和AI专用RISC-V CPU的架构及指令集扩展。即将于7月24日19:30,芯来科技创始人胡振波将带来最后一讲,主题涉及RISC-V的误解、创新、商业模式及其价值潜力。

面对中国SoC市场的多元化需求和快速变化,芯来科技提出了“RISC-V IP 2.0模式”,以“随芯包”和“子系统”授权形式降低SoC设计成本和复杂性。胡振波在公开课上将分享RISC-V发展中的误解,探讨行业商业模式,并剖析本土RISC-V产业的关键成功因素,最后详述芯来科技的IP 2.0模式的独特之处和创新价值。

本文来源: 智东西【阅读原文】
© 版权声明

相关文章

暂无评论

您必须登录才能参与评论!
立即登录
暂无评论...